# 基于 μC/OS - III 的 CC1120 驱动程序设计

# 张绍游,张贻雄,石江宏

(厦门大学 信息科学与技术学院,厦门 361005)

摘要: 本文根据实际需要,在实现无线数据传输系统基本功能的前提下,选用功耗较低的 CC1120 芯片作为无线收发单元。在分析 CC1120 功能特性并介绍嵌入式操作系统  $\mu$ C/OS – III 的基础上,阐述如何实现基于 STM32F103ZE 平台的 CC1120 驱动程序。

关键词: CC1120; 嵌入式操作系统; STM32F103ZE; 驱动设计

中图分类号: TP302.1

文献标识码:A

# CC1120 Driver Design Based on µC/OS - III

Zhang Shaoyou, Zhang Yixiong, Shi Jianghong

(College of Information Science and Technology, Xiamen University, Xiamen 361005, China)

Abstract: According to actual needs, under the premise of the basic functions of achieving wireless data transmission system, the paper selects low power consumption chip CC1120 as wireless transceiver unit. Based on analyzing CC1120 features and introducing embedded operating system  $\mu$ C/OS-III, the paper describes how to implement CC1120 driver based on STM32F103ZE platform.

Key words: CC1120; μC/OS-III; STM32F103ZE; driver design

# 引言

随着频率资源的日趋紧张,短距离无线通信按窄带化趋势发展。无线数传模块一般由微处理器和收发芯片组成,本文所设计的窄带数传模块的微处理器采用了STM32F103ZE芯片,收发芯片选用了TI公司新推出的CC1120,CC1120通过SPI串行总线协议与MCU相连接。同时,采用了可移植、可植入ROM、可裁剪、抢占式的实时多任务操作系统μC/OS-III作为软件平台。

# 1 系统硬件电路

# 1.1 CC1120的内部结构

CC1120 是 TI 公司专为经济高效的无线系统在低功耗和低电压操作下,实现数据传输而设计的一款完全集成的单芯片无线收发器。该芯片主要应用于 ISM(工业、科学和医疗)以及 SRD(短程设备)频带。CC1120 的主要特性有:体积小,超低功耗,可配置数据速率(1.2~200 kbps),可编程控制输出功率(步长为 0.5 dB,最高功率 16 dBm),接收机灵敏度高(1.2 kbps 数据速率下为 123 dBm),还支持 2FSK、2GFSK、4FSK、4GFSK、MSK、ASK、OOK 及模拟 FM 多种调制方式等。

CC1120的内部结构框图如图1所示。CC1120具有一个低功耗IF接收机,低噪声放大器(LNA)将接收到的RF信号放大,并在求积分(I和Q)过程中被降压转换至中频(IF)。在IF下,I/Q信号被ADC数字化。自动增益控制(AGC)、精确信道滤波和调制解调位/数据包同步均以数字方式完成。CC1120的发射器部分基于RF频率直接合成,频率合成器包括一个完全片上LCVCO和一个90°相位转换器,用来在接收模式下向降压转换混频器生成I和Q本振信号。一个4线SPI串行接口用于配置数据和缓冲区存取。数字基带包括了对信道配置、数据包处理以及数据缓冲的支持。



图 1 CC1120 的内部结构框图



# 1.2 CC1120 的配置特性

配置寄存器的读、写操作时序如图 2 所示。通过一个 4 线 串 行 SPI 兼 容 接 口 (SI、SO、SCLK 和 CSn) 可 对 CC1120 进行配置,该接口还可用于读取和写入缓冲数据。 SPI 接口上的所有数据传输均以最高位开始。

#### SCLK CSn Write to Register SI X (0 X B X A, $A_1 \setminus A_0 \setminus X \setminus D_{w_1} \setminus D_{w_2} \setminus D_{w_3} \setminus D_{w_4} \setminus D_{w_3} \setminus D_{w_2} \setminus D_{w_1} \setminus D_{w_0} \setminus D_{w_0}$ X Hiz S $\langle S_7 \mid X \mid S_6 \mid X \mid S_5 \mid X \mid S_4 \mid X \mid S_5 \mid X \mid S_2 \rangle$ SI X B X A, $A_4$ A, $X A_1$ Hiz So $\overline{D_{R7}}$ $\overline{D_{R6}}$ $\overline{D_{R5}}$ $\overline{D_{R4}}$ $\overline{D_{R3}}$ $\overline{D_{R2}}$ $\overline{D_{R1}}$ $X_{1}$

图 2 配置寄存器的读写操作

SPI接口上的所有事务均以一个报头字节作为开始,该字节包含一个 R/W 位、一个突发存取位(B)以及一个 6 位地址 (A5~A0),报头字节帧格式如图 3 所示。在 SPI 总线上传输数据期间,CSn 引脚必须保持低电平,否则传输就会被取消。拉低 CSn 电平时,在开始传输该报头字节以前,MCU 必须等待,直到 SO 引脚变为低电平为止。这表明,芯片正在运行。除非芯片处在 SLEEP 或 XOFF 状态,否则 SO 引脚总会在 CSn 变为低电平以后立即变为低电平。

| R/W   | В        | A5  | <br>A0 |
|-------|----------|-----|--------|
| 10 11 | <u> </u> | 713 | 710    |

图 3 报头字节帧格式

CC1120的寄存器空间主要作为 CC1120的频率、数据速率、中频等大部分参数的配置。而扩展寄存器大部分为芯片配置辅助测试寄存器(只读),少部分为配置寄存器(可读写)。指令选通用于芯片状态切换和冲刷 RX/TX FIFO。128 字节 TX FIFO 和 128 字节 RX FIFO 均通过 0x3F 地址进行存取。当 R/W 位为 0 时,则 TX FIFO 被存取;当 R/W 位为 1 时,则 RX FIFO 被存取。其中,TX FIFO 为只写,而 RX FIFO 为只读[1]。寄存器地址映射如图 4 所示。



图 4 寄存器地址映射

# 1.3 硬件连接关系

窄带无线数据传输系统的 STM32F103ZE 与无线收发芯片的 硬件连接关系如图 5 所示。左侧为 STM32F103ZE,它是一个32位、基于 ARM Cortex - M3 内核的无线收发芯片。除了正常工作模式外,还支持睡

眠、待机、停机工作 模式,当所有外设都 处于工作模式时消 耗 36 mA,待机时下 降到  $2 \mu A$ 。 CC1120 内部集成的 SPI 接 口的传输速率最高 可达到  $18 \text{ Mbps}^{[2]}$ 。

右侧为无线收发 芯片 CC1120。

CC1120 的外部控制 引脚主要有复位接口、SPI 串行接口以及4个通用输出引脚 GPIO0~GPIO3。其中,4个通用输出引脚 由在实际应用中,可以通过配置寄存器使



图 5 STM32F103ZE 与 CC1120 的硬件连接图

它们为上层实时提供同步字或数据包收发状态等应用。在硬件平台上,CC1120的 SPI 串行接口(CSn、SCLK、SI、SO)分别连接到 STM32F103ZE 相应的 4 个 SPI 串行通信引脚(即 SPI2\_NSS、SPI2\_SCLK、SPI2\_MOSI、SPI2\_MISO上)。通过这 4 根线,TM32F103ZE 可以对 CC1120 进行参数配置、芯片状态切换以及 RX/TX FIFO 的读写。由于 CC1120 只有 SPI 从模式,因此 TM32F103ZE 采用 SPI 主模式。另外,本方案还采用了 1 个通用数字输出引脚 GPIOO,用来实现数据包分组发送指示。同时,TM32F103ZE 可以通过控制 RESET 引脚,复位无线收发芯片。

通信方式为 SPI 串行通信时,时钟源由 STM32F103ZE提供,通过配置处理器寄存器,SPI 的 SCLK 时钟频率为 4.5 MHz。通过 TM32F103ZE内部的 8 位移位寄存器,实现 CC1120 与 STM32F103ZE 的串行数据交换。CSn 引脚主要用来控制数据通信的同步性,通信期间要始终保证 CSn 引脚的电平为低。但是,需要注意的是 CC1120 的 CSn 引脚的时序并未完全遵照 SPI 时序规范,因此,STM32F103ZE的 SPI2\_NSS 引脚需要设置成普通 GPIO 接口模式,并采用软件控制方式。

# 2 软件平台

μC/OS-III 实现了一个基于优先级调度的抢占式内



核,并在这个内核之上提供了最基本的系统服务,例如信号量、邮箱、消息队列、内存管理、中断管理等,但它并不提供设备管理和文件系统管理。

信号量用于控制共享资源的访问,可用于中断服务子程序与任务间、任务与任务间的同步。本设计中采用信号量机制来管理两个共享资源,发送缓冲区和接收缓冲区<sup>[3]</sup>。读任务、中断服务子程序和接收环形缓冲区之间的关系如图 6 所示。图中的共享资源为接收环形缓冲区,IN和 OUT 分别为人队和出队指针。当 IN等于 OUT 时,则接收环形缓冲区为空,调用 OSSemPend()阻塞读任务;当 IN不等于 OUT 时,如果读任务被阻塞,则在中断服务子程序中调用 OSSemPost()唤醒读任务。



图 6 读任务、中断服务子程序和接收环形 缓冲区之间的关系

# 3 CC1120 驱动实现

本文参考了国内研究者提出的 μC/OS 下通用驱动框架模型<sup>[4]</sup>,将 CC1120 驱动架构模型划分成上层访问抽象接口层、硬件设备驱动模块层和硬件设备接口操作层。其中,上层访问抽象接口层通过对硬件平台的抽象,可以在系统开发中向上层应用屏蔽硬件特征,从而实现软/硬件的分离;硬件设备驱动模块层是整个驱动框架的中间封装层,通过该层的封装,对上一层屏蔽了 SPI 硬件接口;而硬件设备接口操作层是实现对底层硬件 SPI 串行接口的功能操作,通过调用该层接口,可以实现 CC1120 提供的全部功能。

# 3.1 驱动体系结构

CC1120 的驱动体系结构如图 7 所示。上层访问抽象接口层是驱动体系中的最高层,该模块主要实现了数据包发送与接收功能,并对无线收发芯片的状态进行控制和获取 RSSI 值。其中,perCC1120Init()接口主要完成 CC1120的初始化、启动并配置芯片等功能;perCC1120Read()实现数据包的接收,以及对读缓冲区的管理;perCC1120Write()实现数据包的发送,以及对写缓冲区的管理;perCC1120Ioctl()实现了 CC1120 的各个工作状态的

切换(包括休眠和唤醒)和获取 RSSI 值。



图 7 CC1120 驱动体系结构

硬件设备驱动模块层实现对上层访问抽象接口层操作,屏蔽了硬件 SPI 接口,提供了对 CC1120 的寄存器和FIFO 的读写操作。其中,CC1120SpiWriteReg()和CC1120SpiReadReg()分别提供了寄存器的写和读操作功能,屏蔽了 8 位和 16 位寄存器的区别;CC1120SpiWriteTxFifo()和CC1120SpiReadRxFifo()提供了FIFO的连续写和读操作功能。

硬件设备接口操作层是对 CC1120 的硬件 SPI 接口的直接操作和软件表达,该层为整个驱动模块提供了 SPI 同步串行通信机制。其中,trx8BitRegAccess()实现了 8位寄存器的存取功能;trx16BitRegAccess()实现了 16位寄存器的存取功能;trxSpiCmdStrobe()实现了芯片的指令选通功能,用于芯片工作状态切换。

本文结合 CC1120 驱动体系结构,简要介绍其主要功能,即数据包的收发。

应用层发送数据包之前,先调用 perCC1120Ioctl()获取信道的 RSSI值,当 RSSI值低于信道忙碌的门限值时,则调用 perCC1120Write()将需要发送的数据发送出去。perCC1120Write()的工作流程图如图 8 所示。本文使用了 CC1120 的通用 GPIOO 引脚,通过适当配置,该引脚电平会在发送或者接收完一个数据包时产生一个下降沿跳变。当上一包数据包发送完毕之后,GPIOO 触发中断,STM32F103ZE进入中断处理程序,将会发送写缓冲区中的下一包数据包,直至发送缓冲区为空,再把 CC1120 置于空闲或休眠状态。

当上层不处于发送状态时,CC1120都将置于接收状态或增强型无线电唤醒状态,当接收到一个数据包时,GPIO0引脚产生一个下降沿中断,STM32F103ZE进入中断处理程序,调用CC1120SpiReadRxFifo(),从接收缓冲RXFIFO中读取数据包,并将其放入接收环形缓冲区中。





图 8 perCC1120Write()工作流程图

如果接收环形缓冲区满时,将放弃当前接收到的数据包。 上层通过调用 perCC1120Read()接口读取接收到的数据包,当接收缓冲区为空时,将阻塞上层的读取进程。per-CC1120Read()的工作流程图如图 9 所示。



图 9 接收数据包流程图

# 3.2 CC1120 的配置要点

#### (1) 寄存器配置软件

针对 CC1120 的寄存器配置,TI 公司提供了 SmartRF Studio 7 软件。通过这个软件可以对 CC1120 进行配置,以获得最佳寄存器设置以及性能和功能评估。配置软件根据用户输入的发射频率、晶振频率、符号速率等参数,生成相应的寄存器配置信息。

#### (2) 数据包处理的硬件支持

CC1120内部支持的数据包处理方式有前导码、同步字、地址过滤、CRC、数据白化、状态字节、字节倒置等,同时,数据包长度类型支持固定长、可变长、无限长3种模式,可以通过手动配置PKT\_CFG0~PKT\_CFG2来实现。

#### (3) 增强型无线电唤醒

在程序的实现过程中,当 CC1120 长时间没有接收到数据时,则开启增强型无线电唤醒功能(寄存器 WOR\_

CFG0. RC\_PD=0),并发送 SWOR 指令选通命令,将芯片工作状态切换到睡眠状态。CC1120 将在 MCU 不干涉的前提下,周期性地从睡眠状态中唤醒并监听数据包的到来,从而降低系统的整体功耗。

### (4) 接收的信号强度指示

CC1120 在接收状态下,能连续地从 RSSI 状态寄存器 (RSSI0、RSSI1)中读取到 RSSI 值,直到检测到一个有效的同步字,其后 RSSI 读取值将被冻结。通过设置寄存器 AGC\_CFG1、AGC\_SYNC\_BEHAVIOR,可以解除 RSSI 值被冻结的状态。

# (5) 通用数字输出引脚(GPIO0~GPIO3)

在实际应用中,可以通过寄存器(IOCFG0~IOCFG3) 配置,为上层实时提供信道或数据包状态等信息。本设计 将寄存器 IOCFG0 的值设置为 0x06,即利用了 GPIO0 引 脚的电平跳变特点。当 CC1120 发送完或接收到一包数 据包,触发 MCU 端口产生中断,并在中断服务程序中进 行写人或读取缓冲区 TX/RX FIFO 等操作,使 STM32F103ZE有更多时间处理其他事务或处于休眠状态,达到降低整个系统功耗的目的。

# 结语

基于  $\mu$ C/OS – III 和 CC1120 的短距离窄带无线数传系统方案,可以实现低功耗、近距离、可靠的无线数据传输,具有成本低、可扩展性强、操作灵活简单的特点。 通过对 CC1120 和 STM32F103ZE 进行适当的配置,硬件能在无数据收发的状态下,自动进入低功耗的睡眠或待机状态,可以大大降低硬件系统的整体功耗。大量测试结果表明,该窄带无线数据传输系统数据收发正常,整个系统运行稳定,具备 RSSI 检测、休眠唤醒等相关功能。

#### 参考文献

- [1] TI. CC1120 Datasheet(Rev1. 0) [EB/OL]. (2012 01 06) [2012 08 29]. http://www. ti. com. cn/cn/lit/ug/sw-ru295c/swr. 295b. pdf.
- [2] 喻金钱,喻斌编. STM32F 系列 ARM Cortex M3 核微控制器开发与应用[M]. 北京:清华大学出版社,2011:11-12.
- [3] Jean J Labrosse. μC/OS III: The Real Time Kernel for the STM32 ARM Cortex - M3[M]. Weston; Micrium Press, 2011;274 - 275.
- [4] 吴绍根.  $\mu$ C/OS-II下通用驱动模型的设计与实现[J]. 微计算机信息,2006(22):58-60.

张绍游(硕士研究生),主要研究方向为嵌入式技术;张贻雄(助理教授),主要研究方向为图像处理、嵌入式技术;石江宏(副教授),主要研究方向为自组织网络接入技术。

(责任编辑:杨迪娜 收稿日期:2012-08-29)